

# LABORATÓRIO DE ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES I

AULA 11: implementação em Verilog dos componentes do nRisc que armazenam estado

Professor: Mateus Felipe Tymburibá Ferreira

**Data:** 11/08/2021

Aluno: Darmes Araujo Dias

## Mudanças no projeto:

Troquei o nome da entrada (Reg1(write)) para endereço e tirei o sinal de controle ReadMem no datapath:



mudança no código do nrisc, porque os jump's e beq's não conseguiam alcançar as instruções:

```
#AULA 7:Projeto de um Processador: implementação do programa-teste no MARS
#Aluno: Darmes Araujo Dias
.data # definindo onde começam os dados do programa
       zero: # Este valor deve ser sempre o endereço 0
       .word 0
       array:
       .word 1,2,3,4,5,6,7,8 # inicializando valores do array
       size:
       .word 8
#Só possuo dois registradores na minha arquitetura, $s1 e $s2
#end do iterator 10
#end da soma 11
#end do valor de array[i] 12
#beq sempre compara os únicos dois registradores
.text # a partir daqui começam as instruções
.globl main
              main:
                     la $s2, zero # 00110000
                     la $s1, zero # 00100000
              loop:
                     la $s1, zero # 00100000
                     addi $s1, 10 # 10001010
                     lw $s1, 0($s1) # 00000000
                     la $s2, size # 00111001
                     lw $s2, 0($s2) # 00011000
                     beq exit # 10100010
                     j continue1 # 11000011
              exit:
                            #111XXXXX
              .data
              aux1:
                     j loop # 11011000
              continue1:
                     la $s2, array # 00110001
                     add $s2,$s2,$s1 # 01111000
                     lw $s2, 0($s2) # 00011000
                     la $s1, zero # 00100000
                     addi $s1, 12 # 10001100
                     sw $s2, 0($s1) # 01001000
                     la $s1, zero # 00100000
                     addi $s1, 10 # 10001010
                     lw $s1, 0($s1) # 00000000
                     j continue2 # 11000010
              aux2:
```

j aux1 # 11010101

```
continue2:
addi $s1, 1 # 10000001
la $s2, zero # 00110000
addi $s2, 10 # 10011010
sw $s1, 0($s2) # 01010000
la $s2, zero # 00110000
j continue3 # 11000010
```

aux3:

j aux2 # 11011001

#### continue3:

addi \$s2, 12 # 10011100 sw \$s2, 0(\$s2) # 01011000

if:

addi \$s2, -2 # 10011110 la \$s1, zero # 00100000 beq is\_even # 10100111 addi \$s1, 1 # 10000001 beq aux3 # 10111001 addi \$s1,-2 # 10001110 beq aux3 # 10110111 j if # 11011001

aux4:

j aux3 # 11010110

#### is\_even:

la \$\$1, zero # 00100000
addi \$\$1, 12 # 10001100
lw \$\$1, 0(\$\$1) # 00000000
la \$\$2, zero # 00110000
addi \$\$2, 11 # 10011011
lw \$\$2, 0(\$\$2) # 00011000
add \$\$2, \$\$2,\$\$1 # 01111000
la \$\$1, zero # 00100000
addi \$\$1, 11 # 10001011
sw \$\$2, 0(\$\$1) # 01001000
j aux4 # 11010101

- 1) Apresente o código fonte, em Verilog, dos módulos que descrevem os componentes do seu nRisc que armazenam valores.
- 2) Configure simulações que demonstrem o correto funcionamento de todos os componentes implementados. Apresente o código fonte desse(s) módulo(s) de simulação.
- 3) Demonstre e explique o funcionamento das simulações, usando fotos da tela (screenshots) da aplicação ModelSim em execução.

```
module pc(Clock, PCWrite, Address, NextPC, Reset);
 2
         input PCWrite, Clock, Reset;
 3
         input [7:0]NextPC;
 4
 5
         output reg [7:0]Address;
 6
 7
        always @(posedge Clock) begin
8
               if(Reset)
9
                  Address <= 0;
10
               else
11
                  Address <= NextPC;
12
13
         end
14
     endmodule
15
16
```

```
module pc_simulation(a,b);
        reg PCWrite, Clock, Reset;
 3
        reg [7:0]NextPC;
 4
        wire [7:0]Address;
        wire powrite, clock, reset;
        wire [7:0]nextpc;
8
9
        input a,b; // só para o quartus me deixar fazer o design do módulo
10
11
        assign clock = Clock;
12
        assign powrite = PCWrite;
13
         assign reset = Reset;
14
         assign nextpc = NextPC;
15
16
        pc pc_aux(clock, pcwrite, Address, nextpc, reset);
17
18
        always #10 Clock = ~Clock;
    19
       initial begin
           #0 Reset = 1;
20
21
            #0 Clock = 0;
22
           #0 PCWrite = 0;
           #20 Reset = 0;
23
           #0 NextPC = 8'b00000001;
24
25
           #10 PCWrite = 1;
26
           #10 PCWrite = 0;
           #0 NextPC = 8'b00000010;
27
28
           #10 PCWrite = 1;
            #10 PCWrite = 0;
29
30
            #10 $finish;
31
         end
32
33
     endmodule
34
```

O testbench foi escrito para o teste do módulo PC, ele consiste em resetar meu PC(ele começa no endereço de instrução 0), e depois apontar PC como 1 (2° instrução) e depois ir para o próximo endereço de instrução, passando PC para 2 (3° instrução).



A simulação foi como o esperado.

O wave.do foi salvo na pasta pc\_simulation.

#### ➤ Memória de instrução

```
module memory of instruction(Clock , Address, Instruction, Reset, Data in, WE);
         input Clock, Reset, WE;
 3
         input [7:0]Data_in;
 4
         input [7:0] Address;
 5
         output wire [7:0] Instruction;
 6
 7
 8
         reg [7:0]Memory[63:0];
 9
         assign Instruction = Memory[Address];
10
11
12
    always @(posedge Clock) begin
           if(WE) begin
13
    14
              Memory[Address] <= Data in;</pre>
15
            end else begin
16
    if(Reset) begin
17
                     Memory[Address] <= 0;</pre>
18
              end
19
            end
20
         end
21
    22
         initial begin
23
           $readmemh("instructionsinhex.hex", Memory);
24
25
26
     endmodule
27
```

```
module memory_of_instruction_simulation(input a, output b, input clock);
 2
        reg Clock, Reset, WE;
 3
         reg [7:0] Address;
 4
        reg [7:0]Data_in;
 5
        //input a,b; //inutil, isso só serve para o quartus me deixar criar o modulo de testbench
 6
 8
        wire [7:0]Instruction;
 9
10
        //wire clock;
11
        wire reset, we;
        wire [7:0]address;
12
13
        wire [7:0]data_in;
14
        assign we = WE;
15
        assign data in = Data in;
16
        assign reset = Reset;
17
        //assign clock = Clock;
18
        assign address = Address;
19
20
        memory_of_instruction mi(clock,address,Instruction, reset, data_in, we);
21
22
23
         integer i;
24
25
         always #10 Clock = ~Clock;
26
    initial begin
27
           #0 Clock = 0;
28
            #0 Address = 0;
29
           for(i=0;i<64;i=i+1)
30
              #20 Address = Address + 1;
31
32
33
     endmodule
34
```





Tudo ocorre como o planejado, escrevemos todas as instruções do código nrisc na memória de instruções nas posições corretas.

O wave.do foi salvo na pasta memory\_of\_instruction\_simulation. E as instruções estão em instructionsinhex.hex também na pasta memory\_of\_instruction\_simulation.

### ➤ Banco de registradores

```
module registers bank(Clock, RegWrite, Regl read, Reg2 read, Address, WriteData, Datal, Data2, Reset);
         input Clock, RegWrite, Reset;
 3
          input [1:0]Regl_read;
         input [1:0]Reg2_read;
         input [1:0]Address; // Reg 1(read) Reg 2(read) Reg 1(write)
 5
         input [7:0]WriteData; // Escreve dado
 8
        output [7:0]Datal;
         output [7:0]Data2; // Dado 1 Dado 2
10
11
         reg [7:0]Memory[1:0]; // só possuo dois registradores
12
13
         assign Datal = Memory[Regl_read];
         assign Data2 = Memory[Reg2_read];
14
15
         integer i;
16
17
   □ always @(posedge Clock) begin
□ if(Reset) begin //Quando resetar coloca os regs igual a zero
for(i=0;i<2;i=i+1)
18
19
20
                      Memory[i] = 0;
22
               else if(RegWrite)
23
24
                  Memory[Address] <= WriteData;</pre>
25
   Ė
               else begin //Quando não estiver fazendo nada
                 for(i=0;i<2;i=i+1)
27
                     Memory[i] <= Memory[i];</pre>
28
               end
29
30
         end
32
      endmodule
33
```

Testbench escrito para testar o banco de registradores, ele consiste em resetar o meu banco de registradores, depois ele escreve em WriteData 10101010(170) e após isso Address recebe 0 e RegWrite recebe 1, dessa forma, RegWrite "autoriza" a escrita de

WriteData no registrador 0, e depois RegWrite volta a ser 0. Após isso é escrito 01010101(85) em WriteData, Address recebe 1 e RegWrite recebe 1, dessa maneira, é escrito WriteData no registrador 1, e depois RegWrite volta a ser 0. Depois disso, o testbench escreve nas saídas do banco de registradores esses números(deixando Reg1\_read e Reg2\_read no HIGH, e depois voltam a ser LOW).





A simulação foi como o esperado.

O wave.do foi salvo na pasta registers\_bank\_simulation.

#### ➤ Memória de dados

```
module data memory(Clock, Address, WriteData, Data, MemWrite, Reset);
 2
         input Clock, MemWrite, Reset;
 3
          input [7:0]Address;
         input [7:0]WriteData; // Endereço Escrever dado
 4
 5
 6
         output reg[7:0]Data; // Dado lido
 8
         reg [7:0]Memory[0:255];
 9
10
          integer i;
11
12
    always @(posedge Clock) begin
                 if (Reset) begin
13
    14
                     Memory[Address] <= 0;</pre>
15
                 end
16
                 else if(MemWrite)//Escreve na memória
17
                     Memory[Address] <= WriteData;</pre>
18
                 else
19
                     Data <= Memory[Address];
20
          end
21
22 endmodule
23
24
25
26
27
```

```
module data memory simulation(a,b);
2
        reg Clock, MemWrite, Reset;
3
        reg [7:0]Address;
 4
        reg [7:0]WriteData; // Endereço Escrever dado
5
 6
        wire[7:0]Data; // Dado lido
 7
        wire clock, memwrite, reset;
 8
        wire [7:0]address;
9
        wire [7:0]writedata;
10
11
        input a,b; // inutil, estou usando apenas para conseguir fazer o testbench
12
13
        assign clock = Clock;
14
        assign memwrite = MemWrite;
15
16
        assign reset = Reset;
17
        assign address = Address;
18
        assign writedata = WriteData;
19
        data_memory dm(clock, address, writedata, Data, memwrite, reset);
20
21
22
        always #10 Clock = ~Clock;
       initial begin
23
24
           #0 Reset = 1;
25
           #0 Clock = 0;
26
           #20 Reset = 0;
27
           #0 MemWrite = 0;
           #0 Address = 8'b00000000;
28
           #0 WriteData = 8'b00000010;
29
30
           #10 MemWrite = 1;
           #10 MemWrite = 0;
31
32
           #0 Address = 8'b00000001;
           #0 WriteData = 8'b00001010;
33
           #10 MemWrite = 1;
34
35
           #10 MemWrite = 0;
           #0 Address = 8'b00000000;
36
37
           #20 Address = 8'b00000001;
38
           #30 $finish;
39
        end
40
41
     endmodule
42
```

O testbench foi escrito para testar a memória de dados, ele consiste em escrever no 1° endereço (00000000) o número 2(00000010) e escrever no 2° endereço (00000001) o número 10(00001010), e depois colocar a saída da memória de dados com o conteúdo do primeiro endereço de memória e depois do segundo endereço de memória.



A simulação foi como o esperado.

O wave.do foi salvo na pasta data\_memory\_simulation.